Blogtrottr
批踢踢實業坊 Tech_Job 板
 
Curious about the benefits of meditation?

In just a few minutes daily, this course will teach you how to relax and relieve stress. Even with a full schedule, you will want to make time for this!
From our sponsors
Re: [討論] HW硬體工程師所面對到的挑戰
Sep 25th 2013, 00:19, by atlaswhz

作者atlaswhz (王仔)

看板Tech_Job

標題Re: [討論] HW硬體工程師所面對到的挑戰

時間Wed Sep 25 00:19:45 2013

※ 引述《Maxwell3 (RF達人)》之銘言: : 各位前輩晚安 : 小弟有個問題想請教 : 在上一篇有前輩提到在高速訊號會遇到SI/EMC問題 : 有些IC廠或系統廠都會有SI/PI/EMC Team : 是在專門解決這問題的麻? : 就我所知,硬體HW在解決EMI這問題,一般都從板子著手,用個銅箔把最有可能 : 造成EMI問題的訊號線或IC包覆起來,好像是經驗法則,這樣確實有效。 : 如果是的話 : SI/PI/EMC這塊領域的價值在哪呢? 價值在於EMC 工程師能不能在layout階段一眼看出EMI的risk,並且降低EMI打到RF 的可能性,什麼樣的shielding case cost最低?蓋哪邊才有效? 從板端下手,比事後貼貼布來得帥氣又省錢!況且貼布不是萬能! 舉個例子,假設用耳機線的GND當FM的接收路徑,偏偏GND在100M又很髒,你濾雜訊時 同時把FM都濾掉了,這只能layout解,萬一EMI工程師不強,只能每天關chamber PS:什麼事情都丟給IC廠去解,責任釐清會盧不完,schedule滑了又滑! 結論是:EE當自強,多看點書,自己review layout比較實在 -- ※ 發信站: 批踢踢實業坊(ptt.cc) ◆ From: 114.34.217.102

This entry passed through the Full-Text RSS service — if this is your content and you're reading it on someone else's site, please read the FAQ at fivefilters.org/content-only/faq.php#publishers. Five Filters recommends:

You are receiving this email because you subscribed to this feed at blogtrottr.com.

If you no longer wish to receive these emails, you can unsubscribe from this feed, or manage all your subscriptions
arrow
arrow
    全站熱搜
    創作者介紹
    創作者 gsihop20 的頭像
    gsihop20

    2016台北車站美食推薦下午茶推薦台北車站美食(低價位) 台北車站美食餐廳排行榜 台北車站美食推薦2015 台北車站附近美食推薦

    gsihop20 發表在 痞客邦 留言(0) 人氣()